KiCad PCB 编辑器 6.0
放置和绘制操作 捕捉 编辑对象属性 使用封装 使用焊盘 使用区域 图形对象 标注 布线 向前和向后批注 锁定 批量编辑工具 清理工具 正在导入图形 检查电路板 测量工具 设计规则检查 Find tool 3D 查看器 网络检查 生成输出 2 2 3 3 4 5 5 5 6 7 7 7 9 9 9 9 11 11 18 18 19 . . . . . 制造输出和绘制 钻孔文件 元件放置文件 额外的制造产出 打印 正在导出文件 封装和封装库 管理封装库 创建和编辑封装 高级主题 配置和自定义 自定义设计规则 脚本 Working With IDF Component Outlines 操作参考 PCB 编辑器 3D 查看器 Common 47 49 50 52 52 53 55 选项,并从列表中选择要删除的预设。 网络和网络类控件 外观面板的网络选项卡显示电路板中所有网络和网络类的列表。每个网都有一个可见性控件,用于控制该网在飞线中 的可见性。在飞线中隐藏网络不会改变电路板的连接性,也不会影响设计规则检查器;这只是为了使飞线更容易理 解。 每个网络和网络类还可以指定一种颜色。默认情况下,此颜色适用于网络 (或网络类中的所有网络) 的飞线。默认情 况下,网络没有颜色;这由色样中的棋盘格图案指0 码力 | 101 页 | 4.78 MB | 1 年前3KiCad PCB 编辑器 7.0
放置和绘制操作 捕捉 编辑对象属性 使用封装 使用焊盘 使用区域 图形对象 标注 布线 向前和向后批注 锁定 批量编辑工具 清理工具 正在导入图形 检查电路板 测量工具 设计规则检查 查找工具 搜索面板 3D 查看器 网络检查 生成输出 2 2 3 3 4 5 5 5 6 7 7 8 9 9 9 9 10 10 18 18 制造输出和绘制 钻孔文件 元件放置文件 额外的制造产出 打印 正在导出文件 封装和封装库 管理封装库 创建和编辑封装 高级主题 配置和自定义 Text variables 自定义设计规则 脚本 使用 IDF 元件边框的工作 操作参考 PCB 编辑器 3D 查看器 通用 57 59 60 61 62 63 65 65 67 68 68 72 73 选项,并从列表中选择要删除的预设。 网络和网络类控件 外观面板的网络选项卡显示电路板中所有网络和网络类的列表。每个网都有一个可见性控件,用于控制该网在飞线中 的可见性。在飞线中隐藏网络不会改变电路板的连接性,也不会影响设计规则检查器;这只是为了使飞线更容易理 解。 每个网络和网络类还可以指定一种颜色。默认情况下,此颜色适用于网络 (或网络类中的所有网络) 的飞线。默认情 况下,网络没有颜色;这由色样中的棋盘格图案指0 码力 | 119 页 | 6.87 MB | 1 年前3KiCad 8.0 PCB 编辑器
设计规则检查 Board Statistics 查找工具 搜索面板 3D 查看器 网络检查 生成输出 制造输出和绘图 钻孔文件 IPC-2581 files 元件拾放文件 其它制造输出 打印 导出文件 封装和封装库 管理封装库 创建和编辑封装 Browsing footprint libraries 高级主题 配置和自定义 文本变量 自定义设计规则 脚本 网络和网络类控件 外观面板的网络选项卡显示电路板中所有网络和网络类的列表。每个网络都有一个可见性控件,用于控制该网络在飞 线中的可见性。在飞线中隐藏网络不会改变电路板的连接性,也不会影响设计规则检查器;这只是为了使飞线更容易 理解。 每个网络和网络类还可以指定一种颜色。默认情况下,此颜色适用于网络 (或网络类中的所有网络) 的飞线。默认情 况下,网络没有颜色;这由色样中的棋盘格图案指 内置系统文本变量。 配置设计规则 设计规则控制交互式布线器的行为、敷铜和设计规则检查器。设计规则可以随时修改,但我们建议您在电路板设计过 程开始时建立所有已知的设计规则。 约束 基本设计规则是在电路板设置对话框的 “约束” 部分中配置。 这一部分的约束条件适用于整个板子,应该设置为板子 制造商推荐的值。 这里设置的任何最小值都是一个 绝对(absolute) 的最小值,不能被更具体的设计规则所覆盖。 例0 码力 | 194 页 | 8.27 MB | 1 年前3KiCad 7.0 快速入门
原理图编辑器基础知识 原理图图框设置 将符号添加到原理图中 选择和移动对象 为原理图布线 批注、符号属性和封装 电气规则检查 物料清单 教程第 3 部分:电路板 PCB 编辑器基础知识 板子的设置和压层 从原理图中导入更改 绘制电路板边框 放置封装 布线 放置敷铜 设计规则检查 3D 查看器 制造输出 教程第 4 部分:自定义符号和封装 库和库表的基础知识 创建新的全局库或工程库 类和设计规则,都存储在工程层面。在其相关工程之外打开一个电路板可能会导致设计信息的丢失,所以要确保将所 有与工程相关的文件放在一起。 PCB 设计工作流程 通常情况下,首先绘制原理图。这意味着在原理图上添加符号,并绘制它们之间的连接。如果没有合适的符号,可能 需要创建自定义符号。在这个阶段,还要为每个部件选择封装,必要时还要创建自定义封装。当原理图完成后,设计 通过了电气规则检查(ER 通常情况下,原理图在布局开始后需要更新;原理图的变化可以很容易地拉到电路板设计中。相反的情况也经常发 生:在电路板布局中的任何设计变化都可以被推回到原理图中,以保持两者的一致性。 当电路板布局完成,并且电路板通过了设计规则检查(DRC),就会产生制造输出,这样电路板就可以由 PCB 制造 者制造。 6 教程第一部分:工程 开始新设计时,首先要做的是创建一个新的工程。 打开 KiCad 会出现工程管理器。点击 文件0 码力 | 51 页 | 2.90 MB | 1 年前3KiCad 8.0 快速入门
原理图编辑器基础知识 原理图图框设置 将符号添加到原理图中 选择和移动对象 为原理图布线 批注、符号属性和封装 电气规则检查 物料清单 教程第 3 部分:电路板 PCB 编辑器基础知识 板子的设置和压层 从原理图中导入更改 绘制电路板边框 放置封装 布线 放置敷铜 设计规则检查 3D 查看器 制造输出 教程第 4 部分:自定义符号和封装 库和库表的基础知识 创建新的全局库或工程库 类和设计规则,都存储在工程层面。在其相关工程之外打开一个电路板可能会导致设计信息的丢失,所以要确保将所 有与工程相关的文件放在一起。 PCB 设计工作流程 通常情况下,首先绘制原理图。这意味着在原理图上添加符号,并绘制它们之间的连接。如果没有合适的符号,可能 需要创建自定义符号。在这个阶段,还要为每个部件选择封装,必要时还要创建自定义封装。当原理图完成后,设计 通过了电气规则检查(ER 通常情况下,原理图在布局开始后需要更新;原理图的变化可以很容易地拉到电路板设计中。相反的情况也经常发 生:在电路板布局中的任何设计变化都可以被推回到原理图中,以保持两者的一致性。 当电路板布局完成,并且电路板通过了设计规则检查(DRC),就会产生制造输出,这样电路板就可以由 PCB 制造 者制造。 6 教程第一部分:工程 开始新设计时,首先要做的是创建一个新的工程。 打开 KiCad 会出现工程管理器。点击 文件0 码力 | 52 页 | 2.93 MB | 1 年前3KiCad PCB 编辑器 5.1
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 71 8.3.3 全局设计规则 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 72 8.3 都可以在原理图中更改,并通过重新生成网表并再次在 pcbnew 中 读取,在 pcbnew 中更新。 Pcbnew 提供了一种设计规则检查(DRC)工具,可防止布线和焊盘间隙问题,并防止网络/原理图中未连接的网络连 接。使用交互式布线时,它会持续运行设计规则检查,并有助于自动布线各个布线。 Pcbnew 提供了一个飞线显示器,一条连接封装焊盘的飞线连接在原理图上。这些连接在布线和封装移动时动态移动。 要使用封装库,必须先将其添加到全局表或项目特定表中。项目特定表仅适用于打开板文件的情况。 每个库表条目都有一个昵称。这个 必须(must)在该表中是唯一的。昵称不必以任何方式与实际库文件名或路径相关。 有效的库表条目有一些规则: • 冒号“:”字符不能在昵称中的任何位置使用。 • 每个库条目必须具有有效的路径和/或文件名,具体取决于库的类型。路径可以定义为绝对,相对或环境变量替换 (见下文) • 必须选择适当的插0 码力 | 175 页 | 4.56 MB | 1 年前3KiCad PCB 编辑器 5.1
注释的任何更改都可以在原理图中更改,并通过重新生成网表并再次在 pcbnew 中读取,在 pcbnew 中更新。 Pcbnew 提供了一种设计规则检查(DRC)工具,可防止布线和焊盘间隙问 题,并防止网络/原理图中未连接的网络连接。 使用交互式布线时,它会持续 运行设计规则检查,并有助于自动布线各个布线。 Pcbnew 提供了一个飞线显示器,一条连接封装焊盘的飞线连接在原理图上。 这些连接在布线和封装移动时动态移动。 目特定表中。 项目特定表仅适 用于打开板文件的情况。 每个库表条目都有一个昵称。 这个 必须(must) 在该表中是唯一的。 昵称不 必以任何方式与实际库文件名或路径相关。 有效的库表条目有一些规则: 冒号“:”字符不能在昵称中的任何位置使用。 每个库条目必须具有有效的路径和/或文件名,具体取决于库的类型。 路径 可以定义为绝对,相对或环境变量替换(见下文) 必须选择适当的插件类型才能使库成为必需的。必须选择适当的插件类型 但是在输入新值时,可以输入用于定义值的单位,。 可接受的单位是: 1 in 1 英尺 1 " 1 英寸 25 th 25 thou 25 mi 25 mils,和 thou 一样 6 mm6 毫米 规则是: 数字和单位之间的空格被接受。 只有前两个字母很重要。 在使用替代小数分隔符而不是句点的国家/地区,也可以使用句点(‘.’)。 因此‘1,5’和‘1.5’在法语中是相同的。 3.9. 顶级菜单栏0 码力 | 304 页 | 3.02 MB | 1 年前3KiCad 5.1 原理图编辑器
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24 4.5 电气规则检查工具 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 60 9 使用电气规则检查进行设计验证 63 9.1 简介 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 的印刷电路设计软件。它还可以导出网表文件,其中列出了其他软件 包的所有电气连接。 Eeschema 包含一个符号库编辑器,可以创建和编辑符号并管理库。它还集成了现代原理图捕获软件所需的以下附加 但必不可少的功能: • 电气规则检查(ERC),用于自动控制错误和缺失的连接 • 以多种格式导出绘图文件(Postscript,PDF,HPGL 和 SVG) • 物料清单生成(通过 Python 或 XSLT 脚本,允许许多灵活的格式)。0 码力 | 162 页 | 3.04 MB | 1 年前3KiCad 5.1 原理图编辑器
它还可 以导出网表文件,其中列出了其他软件包的所有电气连接。 Eeschema 包含一个符号库编辑器,可以创建和编辑符号并管理库。 它还集成 了现代原理图捕获软件所需的以下附加但必不可少的功能: 电气规则检查(ERC),用于自动控制错误和缺失的连接 以多种格式导出绘图文件(Postscript,PDF,HPGL和SVG) 物料清单生成(通过 Python 或 XSLT 脚本,允许许多灵活的格式)。 显示用于搜索和替换原理图中文本的对话框。 刷新屏幕;缩放以适应。 放大和缩小。 查看和导航层次结构树。 保留当前工作表并进入层次结构中。 调用符号库编辑器以查看和修改库和符号。 浏览符号库。 注释符号。 电气规则检查器(ERC),自动验证电气连接。 调用CvPcb为符号分配封装。 导出网表(Pcbnew,SPICE和其他格式)。 编辑符号字段。 生成物料清单(BOM)。 调用 Pcbnew 执行 PCB 绘制线对总入口点。这些元素仅是图形化的,不会创建 连接,因此它们不 应用于将电线连接在一起。 绘制总线到总线的入口点。 放置“无连接”标志。这些标志应放在符号引脚上 意味着没有连接。这样做 是为了通知电气规则 检查器特定引脚缺少连接是故意的,应该 不报告。 放置一个交叉点。这连接两根交叉线或一根线和一个引脚, 当它可能是模 糊的(即,如果线端或引脚不是直接的 连接到另一个线端)。 放置一个本地标签。本地标签连接0 码力 | 248 页 | 2.00 MB | 1 年前3KiCad 5.1 快速入门
关闭。 注意所有 ? 已被数字取代。 每个标识符现在都是唯一的 在我们的例子中,它们 被命名为 R1,R2,U1,D1 和 J1 。 47. 我们现在将检查原理图的错误。 单击顶部工具栏上的 执行电气规则检查 图标 。 单击 运行 按钮。 生成一个报告,通知您任何错误或警告,例如断开的 电线。 你应该有 0个错误 和 0个警告。 如果出现错误或警告,原理图中将出现 一个小绿色箭头,指示错误或警告所在的位置。 Pcbnew 工具完 成的。 注意 如果您使用来自 Eeschema 的 原理图更新到PCB,则不需要网表和步骤 5.您现在可以像步骤6和7一样将脚印放入板中,然后按 步骤2~4 输入 表单信息和设计规则。 5.1. 使用 Pcbnew 1. 从 KiCad 项目管理器,单击 Pcb布局编辑器 图标 。 您还可以使用 Eeschema 中的相应工具栏按钮。 Pcbnew 窗口将打开。 如果您收到一条消息,指出 25mm,将最小轨道宽度设置为 0.25mm 。 单击 设置 → 设计规则 菜单。 如果它尚未显示,请单击 网络类编辑器 选项卡。 将窗口顶部的 间距 字 段更改为 0.25mm,将 布线宽度 字段更改为 0.25mm,如下所示。 这里的测量 单位是 mm。 4. 单击 全局设计规则 选项卡,将 最小布线宽度 设置为 0.25mm 。 单击 确定 按钮 以提交更改并关闭 设计规则编辑器 窗口。 5. 现在我们将导入网表文件,如果你创建了一个。0 码力 | 59 页 | 574.65 KB | 1 年前3
共 20 条
- 1
- 2