Linux 下 Makefile 的 automake 生成全攻略
automake 生成 全攻略 作为 Linux 下的程序开发人员,大家一定都遇到过 Makefile,用 make 命令来编译自己写 的程序确实是很方便。一般情况下,大家都是手工写一个简单 Makefile,如果要想写出一 个符合自由软件惯例的 Makefile 就不那么容易了。 在本文中,将给大家介绍如何使用 autoconf 和 automake 两个工具来帮助我们自动生成 符 合 自 中记录有文件的信息, 在 make 时会决定在链接的时候需要重新编译哪些文件。 Makefile 的宗旨就是:让编译器知道要编译一个文件需要依赖其他的哪些文件。当那些依 赖文件有了改变,编译器会自动的发现最终的生成文件已经过时,而重新编译相应的模块。 Makefile 的基本结构不是很复杂,但当一个程序开发人员开始写 Makefile 时,经常会怀疑 自己写的是否符合惯例,而且自己写的 Makefile 经常和自己的开发环境相关联,当系统环 automake,程序开发人员只需要写一些简单的含有预定义宏的文件,由 autoconf 根 据一个宏文件生成 configure,由 automake 根据另一个宏文件生成 Makefile.in,再使用 configure 依据 Makefile.in 来生成一个符合惯例的 Makefile。下面我们将详细介绍 Makefile 的 automake 生成方法。 二、使用的环境 本文所提到的程序是基于 Linux 发行版本:Fedora0 码力 | 14 页 | 701.04 KB | 1 年前310 为Python Function自动生成Web UI 彭未康
为 Python Function 自动生成 Web UI 彭未康 Touch-Callable The web framework for less serious application. Touch-Callable vs (Flask, Django) • Django, Flask • 起步快且容易(getting started quick and easy) • 扩展为复杂应用(scale • 起步非常快 • 非常容易 • 对新手非常友好 工作原理 导入模块 枚举函数 获取元信息 前端渲染 用户提交 类型转换 调用函数 返回结果 前端展示 3.6 例子:生成测试用户 例子:生成测试用户 例子:生成测试用户 例子:远程控制饮水机 接下来: • 支持更多的数据类型 • 类型对应的控件可配置 大胆的想法: • 直接使用 Function 构建小型应用的管理后台? •0 码力 | 11 页 | 791.38 KB | 1 年前3KiCad 5.1 原理图编辑器
选项对话框 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27 4.6 物料清单工具 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 使用命令行生成网络列表文件 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 131 15.3.4.4 命令行格式:xsltproc 的示例 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 132 15.3.5 物料清单(BOM)生成 . . 获软件所需的以下附加 但必不可少的功能: • 电气规则检查(ERC),用于自动控制错误和缺失的连接 • 以多种格式导出绘图文件(Postscript,PDF,HPGL 和 SVG) • 物料清单生成(通过 Python 或 XSLT 脚本,允许许多灵活的格式)。 1.2 技术概述 Eeschema 仅受可用内存的限制。因此,对元件、元件引脚,连接或板的数量没有实际限制。在多张图表的情况下,表0 码力 | 162 页 | 3.04 MB | 1 年前3KiCad 5.1 原理图编辑器
它还集成 了现代原理图捕获软件所需的以下附加但必不可少的功能: 电气规则检查(ERC),用于自动控制错误和缺失的连接 以多种格式导出绘图文件(Postscript,PDF,HPGL和SVG) 物料清单生成(通过 Python 或 XSLT 脚本,允许许多灵活的格式)。 1.2. 技术概述 Eeschema仅受可用内存的限制。 因此,对元件、元件引脚,连接或板的数量 没有实际限制。 在多张图表的情况下,表示是分层的。 调用符号库编辑器以查看和修改库和符号。 浏览符号库。 注释符号。 电气规则检查器(ERC),自动验证电气连接。 调用CvPcb为符号分配封装。 导出网表(Pcbnew,SPICE和其他格式)。 编辑符号字段。 生成物料清单(BOM)。 调用 Pcbnew 执行 PCB 布局。 返回导入封装分配(使用 CvPcb 或 Pcbnew 选择)到“封装”字段中。 2.8. 右侧工具栏图标 此工具栏包含以下工具: 网表图标( )打开网表生成工具。 该工具创建一个文件,描述整个层次结构中的所有连接。 在多表层次结构中,任何本地标签仅在其所属的工作表内可见。 例如:表3的 标签 LABEL1 与表5的标签 LABEL1 不同(如果没有故意引入连接以连接它 们)。 这是因为工作表名称路径在内部与本地标签相关联。 注意 即使 Eeschema 中的标签没有文本长度限制,请考虑到读取生成的网表 的其他程序可能存在此类限制。0 码力 | 248 页 | 2.00 MB | 1 年前3SBOM 为基础的云原生应用安全治理
云原生应用安全治理 董毅@悬镜安全 一瓶“牛奶”——你会喝吗? 安全的保障——成分清单和监管机构 • 成分清单用于实现可见性(透明度) • 监管机构保障成分清单的可信度 软件物料清单 • 软件物料清单(SBOM, Software Bill Of Material)是代码库中所有开放源代码和第三方组件的清单。 • SBOM能够列出管理这些组件的许可证,代码库中使用的组件的版本及其补丁程序状态。 混 源 服 务 器 : 物 理 机 > 虚 拟 化 > 容 器 化 聚焦到应用系 统风险源头 API安全性 失效的用户认证、安全性、错误配置、注入等 闭源组件 软件物料清单的描述 软件物料清单(SBOM, Software Bill Of Material)是云原生时代应用风险治理的基础设施。 特点: • 是治理第三方组件风险(开源+闭源)的必备工具; • 可深度融合于DevOps应用生产模式; for an SBOM》,NTIA 实践要点——使用标准化格式 美国国家电信和信息管理局(NTIA)发布的《构建软件 组件透明度:建立通用软件物料清单(SBOM)》第二版 中提出:SBOM 是一个包含软件组件列表和层次依赖信 息且机器可读的规范性清单。 实践要点——固化到流程和体系 围绕SBOM建立管理流程 轻量方案 落地方案 开发测试:将SCA工具对接到 DevOps流程里,对编译构建环节卡0 码力 | 30 页 | 2.39 MB | 1 年前3KiCad 7.0 原理图编辑器
上交叉探测 电气规则检查 分配封装 在符号属性中分配封装 放置符号时分配封装 用封装分配工具分配封装 正向和反向批注 从原理图更新 PCB(正向批注) 从 PCB 上更新原理图(反向批注) 生成输出 2 2 2 4 4 5 5 6 7 7 7 8 9 9 9 19 21 32 36 42 48 53 53 53 54 55 57 60 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 打印 绘制 生成物料清单 生成网表 符号和符号库 管理符号库 创建和编辑符号 浏览符号库 仿真器 Value notation 分配模型 SPICE directives Running simulations 它还集成了现代原理图设计软件所需的以 下额外但基本的功能: 电气规则检查(ERC),用于自动控制错误和缺失的连接 以多种格式导出绘图文件(Postscript,PDF,HPGL 和 SVG) 物料清单生成(通过 Python 或 XSLT 脚本,允许许多灵活的格式)。 原理图编辑器以几种方式支持多张原理图: 扁平的层次结构(原理图表在主图中没有明确的连接)。 简单的层次结构(每张原理图只使用一次)。0 码力 | 175 页 | 18.32 MB | 1 年前3KiCad 8.0 原理图编辑器
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 生成输出 打印 绘图 Generating a bill of materials 生成网表 符号和符号库 管理符号库 创建和编辑符号 浏览符号库 仿真器 值的表示 分配模型 SPICE 标识符 运行仿真 Helpful 它还集成了现代原理图设计软件所需的额 外但基本的功能: 电气规则检查(ERC),用于自动查找错误和缺失的连接 以多种格式导出绘图文件(Postscript,PDF,HPGL 和 SVG) 物料清单生成(通过 Python 或 XSLT 脚本,允许许多灵活的格式)。 原理图编辑器以几种方式支持多原理图设计: 扁平的层次结构(原理图页面在主图中没有明确的连接)。 简单的层次结构(每张原理图只使用一次)。 原理图创建和编辑 简介 用 KiCad 设计的原理图不仅仅是一个电子设计的简单图形表示。它通常是开发链的切入点,可用于: 根据一套规则(电气规则检查)进行验证,以发现错误和遗漏。 自动生成物料清单。 生成网表用于仿真软件,如 SPICE。 定义电路,同步到 PCB 布局布线。 原理图主要由符号、导线、标签、结点、总线和电源符号组成。为了使原理图更清晰,你可以放置纯图形元素,如总 线入口、注释和折线。0 码力 | 190 页 | 10.16 MB | 1 年前3KiCad 7.0 快速入门
教程第一部分:工程 教程第 2 部分:原理图 符号库表设置 原理图编辑器基础知识 原理图图框设置 将符号添加到原理图中 选择和移动对象 为原理图布线 批注、符号属性和封装 电气规则检查 物料清单 教程第 3 部分:电路板 PCB 编辑器基础知识 板子的设置和压层 从原理图中导入更改 绘制电路板边框 放置封装 布线 放置敷铜 设计规则检查 3D 查看器 制造输出 教程第 稳定发布政策,KiCad 的稳定发布会定期进行。新的功能正在不断地被添加到开发 分支中。如果你想利用这些新功能,并通过测试它们来提供帮助,请下载你的平台的最新夜间 构建包。夜间构建可能会引入一些错误,如文件损坏、生成不良 Gerbers 等,但 KiCad 开发 团队的目标是在新功能开发期间尽可能保持开发分支的可用性。 支持 如果您有想法,评论或问题,或者您只是需要帮助: 这是 KiCad 官方用户论坛 是一个与其他 通过而没有任何违反时,原理图就完成了。 物料清单 最后一个可选的步骤是生成一个 BOM,列出工程中使用的所有元件。点击 工具 → 生成 BOM… 。 18 KiCad 7.0 使用 Python 脚本来生成 BOM。包括三个 BOM 脚本,用户也可以创建自己的脚本,以任何需要的格式生 成 BOM。 选择 bom_csv_grouped_extra 脚本,并点击生成。一个包含 BOM 信息的 CSV0 码力 | 51 页 | 2.90 MB | 1 年前3KiCad 8.0 快速入门
教程第一部分:工程 教程第 2 部分:原理图 符号库表设置 原理图编辑器基础知识 原理图图框设置 将符号添加到原理图中 选择和移动对象 为原理图布线 批注、符号属性和封装 电气规则检查 物料清单 教程第 3 部分:电路板 PCB 编辑器基础知识 板子的设置和压层 从原理图中导入更改 绘制电路板边框 放置封装 布线 放置敷铜 设计规则检查 3D 查看器 制造输出 教程第 稳定发布政策,KiCad 的稳定发布会定期进行。新的功能正在不断地被添加到开发 分支中。如果你想利用这些新功能,并通过测试它们来提供帮助,请下载你的平台的最新夜间 构建包。夜间构建可能会引入一些错误,如文件损坏、生成不良 Gerbers 等,但 KiCad 开发 团队的目标是在新功能开发期间尽可能保持开发分支的可用性。 支持 如果您有想法,评论或问题,或者您只是需要帮助: 这是 KiCad 官方用户论坛 是一个与其他 符号,用于解决这个问题,告诉 KiCad 这些网络实际上是被驱动的。 将这个符号添加到 VCC 和 GND 网络上,然后重新运行 ERC。当 ERC 通过而没有任何违反时,原理图就完成了。 物料清单 A final optional step is to generate a Bill of Materials listing all components used in the project0 码力 | 52 页 | 2.93 MB | 1 年前3KiCad 5.1快速入门
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22 5.2 生成 Gerber 文件 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 根据 KiCad 稳定版本发布政策,KiCad 定期发布。新功能不断添加到开发分支中。如果您想利用这些新功 能并通过测试帮助,请下载适用于您平台的最新每晚构建包。每夜构建可能会引入诸如文件损坏,生成坏 Gerbers 等错误,但 KiCad 开发团队的目标是在新功能开发期间尽可能保持开发分支的可用性。 1.1.1 在 GNU/Linux 下 KiCad 的稳定版本,包括如 KiCad 和 已被数字取代。每个标 识符现在都是唯一的在我们的例子中,它们被命名为 R1,R2,U1,D1 和 J1 。 47. 我们现在将检查原理图的错误。单击顶部工具栏上的 执行电气规则检查图标 。单击 运行按钮。生成一个 报告,通知您任何错误或警告,例如断开的电线。你应该有 0 个错误和 0 个警告。如果出现错误或警告,原理 图中将出现一个小绿色箭头,指示错误或警告所在的位置。选中 创建 ERC 文件报告并再次按0 码力 | 46 页 | 1.33 MB | 1 年前3
共 1000 条
- 1
- 2
- 3
- 4
- 5
- 6
- 100